川大《数字电子技术2390》21秋在线作业1[答案]
时间:2021-12-27 07:53 来源:奥鹏教育 作者:奥鹏作业答案 点击:次
川大《数字电子技术2390》21秋在线作业1[答案]答案 《数字电子技术2390》在线作业2 试卷总分:100 得分:100 一、单选题 (共 20 道试题,共 40 分) 1.下列四个数中,与十进制数(163)D不相等的是( ) 正确答案:----- A.(203)O B.(10100011)B C.(000101100011)8421BCD D.(A3)H 正确答案:-----
2.8421BCD码(01010010)转换为十进制数为( )。 正确答案:----- A.52 B.82 C.38 D.25 正确答案:-----
3.在逻辑代数中,下列说法正确的是( )。 A.若A+B=AB,则A=B B.若A+B=A+C,则B=C C.若AB=AC,则B=C D.若A+B=A,则B=1 正确答案:-----
4.三变量函数{图}的最小项表示式中不含下列哪项( )。 A.m2 B.m5 C.m3 D.m7 正确答案:-----
5.函数{图}化简后的结果是 ( )。 A.{图} B.{图} C.{图} D.{图} 正确答案:----- 正确答案:-----
6.{图} A.{图} B.{图} C.{图} D.{图}
7.{图} A.t1 B.t2 C.t3 D.无 正确答案:-----
8.当三态门输出为高阻状态时,输出电阻为( )。 A.无穷大 B.约100Ω C.无穷小 D.约10Ω 正确答案:-----
9.一个64选1的数据选择器有( )个选择控制信号输入端。 A.6 B.16 C.8 D.64 正确答案:-----
10.一个n位的二进制译码器可以译出( )个输出信号。 A.2n B.n C.2n D.2n-1 正确答案:-----
11.{图} A.正边沿T触发器 B.负边沿D触发器 正确答案:----- C.负边沿T触发器 D.正边沿D触发器 正确答案:-----
12.{图} A.具有计数(翻转)功能 B.保持原状态 C.置“0” 正确答案:----- D.置“1” 正确答案:-----
13.{图} A.异步二进制加法计数器 B.同步二进制加法计数器 C.同步二进制减法计数器 D.异步二进制减法计数器 正确答案:-----
14.4位二进制计数器总共有( )个状态。 A.16 B.4 C.8 D.2 正确答案:-----
15.构成4位移位寄存器应选用( )个触发器。 A.4 B.2 C.8 D.16 正确答案:-----
16.下列描述不正确的是( )。 A.可编程器件FPGA只用于实现组合逻辑电路 B.寄存器、存储器均可用于存储数据 C.移位寄存器首尾相连可构成环形计数器 D.译码器、数据选择器、EPROM均可用于实现组合逻辑函数 正确答案:-----
17.一片64k×8存储容量的只读存储器(ROM),有( )。 A.16条地址线和8条数据线 B.64条地址线和16条数据线 C.64条地址线和8条数据线 D.16条地址线和16条数据线 正确答案:-----
21.RAM芯片有11个地址输入端,8个数据输出端,该芯片的容量是( )。 A.211×8 B.28×11 C.88K D.880 正确答案:-----
19.8位D/A转换器,满度输出电压25.5V,当输入数字量为11101101时,输出电压是( )。 正确答案:----- A.23.7V B.25.5V C.12.8V D.2.37V 正确答案:-----
20.不是Verilog HDL语言用于描述电路逻辑功能的是( )描述方式。 正确答案:----- A.卡诺图 B.结构 C.门级 D.行为 正确答案:-----
川大《数字电子技术2390》21秋在线作业1[答案]多选题答案 二、判断题 (共 20 道试题,共 60 分) 21.在二进制转换中,下列关系:(1001010100110001)B=(9531)H=(9531)8421BCD。 正确答案:-----
22.二进制数1001和二进制代码1001都表示十进制数9。
23.TTL逻辑门电路和CMOS集成门电路不能直接混合使用。
24.OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2。 正确答案:-----
25.当三态门输出为高阻时,其输出线上电压为高电平。
26.利用三态门可以实现数据的双向传输。
27.同一逻辑电路采用正逻辑和采用负逻辑其具有的逻辑关系是一样的。
28.数字电路中的逻辑加和算术加都可以用加法器实现。
29.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器。
30.在优先编码器电路中允许同时输入2个以上的有效编码信号。
31.二进制的算术运算通常是转换成加法运算来完成的。
32.SR触发器、JK触发器均具有状态翻转功能。
33.时钟信号决定了触发器的翻转时刻,控制输入信号决定了触发器翻转后的状态。
34.构成一个5进制计数器需要5个触发器。
35.计数器可构成定时器、分频器、序列信号发生器和寄存器等常用电路。
36.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
37.当时序逻辑电路存在有效循环时该电路能自启动。
38.可用ADC将麦克风声音信号转换后送入计算机中处理。 正确答案:-----
39.施密特触发器主要用于整形、波形变换、延时、幅度鉴别。
40.A/D转换器的分辩率越高,转换精度也越高。 正确答案:-----
川大《数字电子技术2390》21秋在线作业1[答案]历年参考题目如下: 《数字电子技术2390》20春学期在线作业2题目 一、单选题 (共 20 道试题,共 60 分) 1.连续异或2014个1的结果是( )。 A.0 B.1 C.不确定 D.逻辑关系错误
2.在下列( )的输入情况下,与非运算的结果等于逻辑0。 A.全部输入为1 B.任意输入为0 C.仅有一个输入为0 D.全部输入为0
3.函数{图}化简后的结果是 ( )。 A.B+D B.0 C.1 D.A+B
4.OC门在使用时必须在( )之间接一个电阻。 A.输出与电源 B.输出与地 C.输出与输入 D.输入与地
5.逻辑图和输入A,B的波形如下图所示,输出F为“1”的时刻,应是( )。
{图}{图} A.t2 和t3 B.t1 和t2 C.t3 和t2 D.t1 、t2 、t3
6.{图}的多余项是( )。 A.CD B.{图} C.{图} D.ABC
7.七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入二进制代码为( )。 A.0100 B.0110 C.0011 D.0111
8.半加器逻辑符号如图所示,当A=1,B=1时,C和S分别为( )。 A.C=1,S=0 B.C=0 S=0 C.C=0 S=1 D.C=1 S=1
9.8路数据分配器的地址输入端有( )个。 A.3 B.4 C.8 D.1
10.下列电路中不属于时序逻辑电路的是( )?。 A.只读存储器(ROM) B.计数器 C.寄存器 D.分频器
11.满足{图}的触发器是( )。 A.{图} B.{图} C.{图} D.{图}
12.下图电路由JK触发器及与非门构成,当输入I=1时,发现该电路若在K输入处以置0代替Qn,则电路性能( )。 {图} A.会改变 B.不会改变 C.不能确定 D.有时改变,有时不改变。
13.触发器的状态转换图如下,则它是:( ) {图} A.D触发器 B.SR触发器 C.JK触发器 D.T触发器
14.逻辑电路如图所示,当A=0,B=0时,{图}脉冲来到后{图}触发器( )。 {图} A.保持原状态 B.具有计数功能 C.置“0” D.置“1”
15.4位二进制减计数器的初始状态为1001,经过100个有效计数脉冲后,状态是( )。 A.0101 B.1101 C.1100 D.0100
16.4位移位寄存器构成的环形计数器的模M=( )。 A.4 B.8 C.16 D.6
17.一片容量为1k×4的存储器,其存储单元有( )个。 A.4096 B.1024 C.2048 D.1M
18.将三角波变换为矩形波,需选用:( )。 A.施密特触发器 B.多谐振荡器 C.双稳态触发器 D.单稳态触发器
19.555定时器不可以组成( )。 A.JK触发器 B.单稳态触发器 C.施密特触发器 D.多谐振荡器
20.A/D转换器中,转换时间最短的是( )。 A.并行比较型ADC B.逐次比较型ADC C.双积分型ADC D.并行比较型ADC和双积分型ADC
二、判断题 (共 20 道试题,共 40 分) 21.在二进制代码中,有下列关系:(16)D =(10000)8421BCD。对吗?
22.在十六进制与十进制的转换中,FFH=256D。对吗?
23.8421码(自然二进制码)和8421BCD码都是四位二进制代码。对吗?
24.二进制代码1000和二进制代码1001都可以表示十进制数9。对吗?
25.TTL与非门与CMOS与非门的逻辑功能相同。对吗?
26.OD门的输出端可以并联运行,实现“线与”的逻辑关系。对吗?
27.在具有三组与输入端的与或非门中,当只使用其中的两组与输入端时,余下的一组与输入端应接高电平。对吗?
28.数字电路中最基本的运算电路是加法器。对吗?
29.逻辑函数的最简与或表达式不是唯一的。对吗?
30.正逻辑的与门是负逻辑的与非门。对吗?
31.普通编码器和优先编码器在某一时刻都只能输入一个有效的编码信号。对吗?
32.数值比较器在比较两个多位数的大小时,是按照从低位到高位的顺序逐位比较的。对吗?
33.基本SR锁存器电路只能由与非门组成,用或非门是不能实现的。对吗?
34.要改变触发器的状态,必须有CP脉冲的配合。对吗?
35.移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。对吗?
36.若要构成七进制计数器,最少用3个触发器,并且有1个无效状态。对吗?
37.容量为256×4的存储器,每字4位,共计256字,1024个存储单元。对吗?
38.自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。对吗?
39.施密特触发器输入触发信号有效后状态翻转,之后可撤销输入信号,触发器保持新状态不变。对吗?
40.在VerilogHDL语言中,行为级描述方式的关键词是initial或always,always是无限循环语句。对吗? (责任编辑:admin) |
![川大《数字电子技术2390》21秋在线作业1[答案]](/uploads/allimg/240109/353842a998379bfe77a7c066506d40e3.jpg)