东师数字电路与数字逻辑21秋学期在线作业1[答案]
时间:2021-12-01 08:14 来源:奥鹏教育 作者:奥鹏作业答案 点击:次
东师数字电路与数字逻辑21秋学期在线作业1[答案]答案 数字电路与数字逻辑21秋学期在线作业1题目 试卷总分:100 得分:100 一、单选题 (共 10 道试题,共 30 分) 1.一般门电路的为1—5,最多不超过()。 正确答案:----- A.6 B.7 C.8 D.9 正确答案:-----
2.与非门至少一个输入端接低电平时,输出电压的值称为输出()电平。 A.低 B.高 C.不确定
3.如逻辑变量A、B、C及其推理关系f,用逻辑代数表示出来为:逻辑函数F关于逻辑变量A、B、C的推理关系f的表达式记为()。 A.F=f(A,B,C) B.f=F(A,B,C) C.f=f(A,B,C)
4.GAL的中文全称是() A.通用阵列逻辑 B.现场可编程门阵列 C.可编程逻辑阵列 D.可编程阵列逻辑 正确答案:-----
5.逻辑代数的化简法主要有两种——公式化简法和()化简法。 正确答案:----- A.卡诺图 B.ERA图 C.矩阵 D.算术 正确答案:-----
6.随机存储器具有()功能 A.读/写 B.无读/写 C.只读 D.只写 正确答案:-----
7.555定时器电路是一种() A.单极型中规模集成电路 B.双极型中规模集成电路 C.单极型大规模集成电路 D.双极型大规模集成电路 正确答案:-----
8.555定时器的输出状态有() A.高阻态 B.0和l状态 C.二者皆有 D.二者皆无 正确答案:-----
9.计数器是用来累计()的逻辑部件。 A.运算结果 B.运算步骤 C.脉冲数目
10.描述小规模时序逻辑电路的有效的方法是() A.方程法 B.状态表/状态转换表 C.状态图/状态转换图 D.时序图方法 正确答案:-----
东师数字电路与数字逻辑21秋学期在线作业1[答案]多选题答案 二、多选题 (共 10 道试题,共 30 分) 11.最大项具有下列性质:()。 A.在输入变量的任何取值下必有一个最大项,而且仅有一个最大项的值为0。 B.任意两个最大项之和为1。 C.全体最大项之积为0。 D.只有一个变量不同的两个最大项的乘积等于各相同变量之和 正确答案:-----
12.下列哪些特殊二进制码常用来表示十进制数()。 A.8421码 B.2421码 C.余3码
13.各种触发器在具体的逻辑功能上又有所差别。这些逻辑功能可以用()描述。 A.特性表 B.特性方程 C.状态转换图
14.十六进制符号有:()。 A.A B.D C.E 正确答案:----- D.M 正确答案:-----
15.寄存器按照功能不同,可分为以下哪两类() A.计数器 B.基本寄存器 C.移位寄存器 D.数码寄存器 正确答案:-----
16.RAM具有哪些优点() A.成本低 B.功耗小 C.适用于大容量数据存储 D.可以计数 正确答案:-----
17.在数字电路的实际应用中,更广泛使用的是由()逻辑门电路等复合逻辑门电路构成的基本电路单元。 A.“与非” 正确答案:----- B.“或非” 正确答案:----- C.“与或非” 正确答案:----- D.“异或” 正确答案:-----
21.ROM的一般结构由()组成 A.地址译码器 B.指令译码器 C.存储矩阵 D.读出电路 正确答案:-----
19.PLA的基本结构主要由哪两部分构成() A.“与”阵列 正确答案:----- B.“或”阵列 正确答案:----- C."非"阵列 D.输出电路 正确答案:-----
20.RAM的典型结构由哪几部分组成() A.地址译码 B.存储矩阵 C.读出电路 D.读/写控制 正确答案:-----
三、判断题 (共 20 道试题,共 40 分) 21.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。
22.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻
23.时序电路不含有记忆功能的器件
24.与只读存储器ROM相比,RAM最大优点就是读或写非常方便
25.在一个8位的存储单元中,能够存储的最大无符号整数(256)10。
26.若两个函数具有相同的真值表,则两个逻辑函数必然相等。
27.ispEXPERT编译器是ispEXPERT软件的核心
28.用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展
29.D触发器的特征方程Q^(n+1)=D,而与Q^n无关,所以,D触发器不是时序电路 正确答案:-----
30.任一输入为0,其他输入为1输入情况下,“或非”运算的结果是逻辑0。 正确答案:-----
31.逻辑变量的取值,1比0大。
32.8421BCD码,2421BCD码为恒权码。 正确答案:-----
33.FPGA是ASIC电路中设计周期最长、开发费用最高、风险最小的器件之一
34.在组合逻辑电路中,任一时刻的输出信号不仅和当时的输入信号有关,而且还与原来的状有关
35.执行下列逻辑或运算:01010100 V 10010011其运算结果是11010111。
36.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
37.石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。
38.液晶显示器的优点是功耗极小、工作电压低。
39.多谐振荡器产生矩形波脉冲信号
40.按照触发器的动作特点将时序逻辑电路分为Mealy型和Moore型
东师数字电路与数字逻辑21秋学期在线作业1[答案]历年参考题目如下: (责任编辑:admin) |
![东师数字电路与数字逻辑21秋学期在线作业1[答案]](/uploads/allimg/240109/525d1cbc2c850d0a2d1cb11fe7c94aa2.jpg)