直接寻址的二地址指令3条;2)变址寻址的一地址指令6条;3)寄存器寻址的二地址指令9条; 正确答案:----- 直接寻址的一地址指令13条。请画图表示。 ★
直接寻址的二地址指令3条;2)变址寻址的一地址指令6条;3)寄存器寻址的二地址指令9条;
正确答案:-----
直接寻址的一地址指令13条。 请画图表示。★考核知识点: 指令设计
参见讲稿章节:第7章指令系統
(考核知识点解释):
简答一个较完善的指令系统应包括哪几类?
包括:数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指令、堆栈指令、字符串指令、特权指令等。
★考核知识点: 闪速存储器特点
参见讲稿章节:第4章存储器分类
(考核知识点解释):
简答什么是闪速存储器?它有哪些特点?
闪速存储器是高密度、非易失性的读/写半导体存储器。从原理上看,它属于ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM与RAM的定义和划分已失去意义。因而它是一种全ABC存储器技术。闪速存储器的特点:(1)固有的非易失性(2)廉价的高密度(3)可直接执行 (4)固态性能
★考核知识点: 指令与微指令扩展
参见讲稿章节:第7章指令系统(扩展微指令和微程序)
(考核知识点解释):
简答比较水平微指令与垂直微指令的优缺点
(1)水平型微指令并行操作能力强、效率高、灵活性强,垂直型微指令则较差。
(2)水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。
(3)由水平型微指令解释指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令正好相反。
(4)水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说比较容易掌握
★考核知识点: CPU中断响应
参见讲稿章节:第8章CPU、第5章程序中断
(考核知识点解释):
简答CPU响应中断应具备哪些条件?
在CPU内部设置的中断屏蔽触发器必须是开放的。
外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。
正确答案:-----



